close menu

Newsletter

  • Teledyne e2v QLS1046-Space的启动顺序演示
    2022/09

    观看这个简短的视频,了解QLS1046-Space在实际工作时的启动顺序

    Read More >
  • 设计从 L 到 Ku 波段的同步多波段发射机

    越来越多的应用将受益于在多个频段同时工作的特性,以提高系统敏捷性、可配置性和最终性能。在本视频中,为了展示设计强大的多波段发射机的可行性,我们将重点介绍合成孔径雷达 (SAR) 成像系统的设计案例。

    Read More >
  • L、C、X 和 Ku 波段全数字多波段SAR系统的可行性研究
    2022/07

    合成孔径雷达(SAR)是一种用于遥感应用的主动成像传感设备,可以在各种天气条件下获得广域图像。SAR成像使用安装在移动平台上的天线,通过对接收回波的处理,可获得更大的合成天线孔径,从而提高方位分辨率。

    Read More >
  • 用于远程架构的微波ADC和DAC的数字光缆PoC 演示
    2022/07

    首次演示使用数字光缆将远程微波数据转换器连接到中央数据处理单元(如FPGA),并用光纤代替铜制同轴电缆。与同轴电缆相比,使用光纤可使采样数据、控制信号、同步信号和参考时钟传输更长的距离,减轻重量并提高数据密度。这种解决方案特别适用于远程多数据转换器或相位阵列系统。

    Read More >
  • Teledyne e2v宇航级数字处理产品的辐射缓解技术
    2022/06

    最先进的耐辐射CPU和存储器使用的技术会受太空严苛辐射环境的影响。为了应对银河宇宙射线、质子或中子撞击对器件产生的单粒子效应(SEE),我们必须采取辐射缓解措施。了解特定辐射环境下的辐射效应对制定、设计和验证使用耐辐射器件的宇航系统的流程以及提出辐射缓解方案非常重要。合适的辐射缓解技术需考虑辐射环境和电子器件的不同,这一点是降低成本、提高系统可用性和吞吐带宽并减少引入的误差的关键。在设计阶段,必须计算模型和错误率,以预测系统的性能需求。Teledyne e2v可提供最先进的可在严苛辐射环境下工作的耐辐射数字器件,并帮助验证辐射缓解技术是否适用于宇航环境,是否能最大程度地为当前和未来的设计降低系统辐射效应。本文将首先介绍在半导体上可观测到的一般辐射效应,然后讨论在Teledyne e2v的计算密集型宇航器件上观测到的典型辐射效应,最后提出并讨论针对这些辐射效应的可用的辐射缓解技术。

    Read More >
  • 模拟 EV12AQ600 ADC ESIstream 串行接口
    2022/06

    了解如何使用每个ESIstream开发包(KU FPGA、Versal ACAP等)中提供的Vivado仿真器和测试台来仿真EV12AQ600 ADC的ESIstream串行接口。了解同步的信息以及整体延迟的构成。

    Read More >
  • 利用ADC EV10AQ190的交叉点开关特性和顶尖的低频噪声性能实现软件定义仪器Moku:Pro
    2022/06

    Moku:Pro 是一个可扩展的高性能测试解决方案,用于开发和验证下一代设备和系统。它实现了包含4 个输入通道和4 个输出通道的软件定义仪器,具有高度的灵活性和可重构性。Teledyne e2v 的高速高精度数据转换器EV10AQ190 是这个平台的理想选择, 它为Moku:Pro 提供了一流的数据采集性能。它独特的交叉点开关使系统能动态切换通道的使用模式,并提供高速交织数据;其优秀的低频噪声特性帮助Moku:Pro 利用先进的ADC 技术实现业内领先的噪声性能。

    Read More >
  • Teledyne e2v DDR4和AMD XILINX Kintex Ultrascale FPGA的演示
    2022/06

    生成用于连接Teledyne e2v DDR4产品和AMD Xilinx器件的DDR4控制器IP。在这个短视频中,您将学习如何设置DDR4 控制器IP,以连接Teledyne e2v DDR4产品和Xilinx的可编程逻辑器件。

    Read More >
  • 了解ADX4 IP可在任何输入频率和温度下提高ADC的射频性能

    本视频教程阐述了如何创建一个Vivado工程,以及如何基于VHDL设计案例和EV12AQ600-ADX-EVM演示板,在Kintex Ultrascale FPGA上实现ADX4 IP。本教程还介绍了加载FPGA比特流、使用Vivado检索ADX4 IP处理的采样数据以及使用Python图形用户界面(GUI)分析SFDR性能的所有步骤。

    Read More >
  • 使用Versal ACAP和EV12AQ600 ADC开始ESIstream串行接口的开发
    2022/05

    在这里您可以找到如何使用基于VCK190 Versal AI核心开发工具的Versal ACAP ESIstream开发包加速ESIstream高速串行接口开发的全部信息。

    Versal ACAP ESIstream开发包可帮助您开始进行Versal ACAP和ESIstream串行接口的高速数据转换器的开发。这些高速数据转换器包括EV12AQ600 ADC (FPGA ESIstream RX)和EV12DD700 DAC (FPGA ESIstream)等。

    Read More >
JOIN OUR MAILING LIST
Subscribe to email annoucements